Cтраница 1
Запоминание адреса, на котором прервана выполняемая программа. [1]
Для запоминания адресов возврата выделяют специальную область ОЗУ, которая для других целей не используется. Объем стека выбирают в зависимости от числа возможных вложений подпрограмм. [2]
В случае запоминания адреса на одной из линий интерфейса на выходах 14 - 17 появляется сигнал с высоким уровнем, выбирающий соответствующий регистр МАС-устройства. Тем самым выполняется первая функция - селекция и запоминание адреса. [3]
В случае запоминания адреса на одной из линий интерфейса на выходах 14 - 17 появляется сигнал с высоким уровнем, выбирающий соответствующий регистр МАС-устройства. Тем самым выполняется первая функция - селекция и запоминание адреса. [4]
Четвертый модуль обеспечивает запоминание адреса, кодов управления и состояния приемника и передатчика. Он осуществляет проверку адреса в УПА. В этом же случае в регистры КП, СП, КПР, СПР заносится соответствующая управляющая информация. УПА осуществляет также переключение БР в широковещательный режим. Это означает, что если первый разряд адреса равен 1, то УПА классифицирует этот адрес как групповой и настраивает БР на прием соответствующей группы адресов. Кроме того, УПА обеспечивает сброс прерывания со стороны блоков пятого модуля. [5]
Рабочий стек. [6] |
Следует отметить, что запоминание адресов невозможно. [7]
Формирование адреса следующей команды с использованием счетчика циклов. [8] |
Этот регистр служит для запоминания адреса команды цикла. [9]
Команда CALL осуществляет функции запоминания адреса возврата и передачи управления процедуре. [10]
Блок адресных регистров предназначен для приема и запоминания адреса считываемой или записываемой информации, для запоминания признаков фиксированных адресов и признаков байт и для управления работой блока дешифраторов. Регистр адреса имеет 15 информационных и 2 контрольных разряда и служит для приема и хранения адреса ячейки памяти, к которой производится обращение, и управления работой блока дешифраторов. Регистр фиксированных адресов является четырехразрядным. Он служит для приема и хранения признаков фиксированных адресов 1ФЯ - 4ФЯ и управления работой блока дешифраторов в режиме записи или считывания по фиксированным адресам. Схема контроля служит для осуществления контроля содержимого регистра адреса и регистра байт. При наличии ошибки сигнал ОШИБКА АДРЕСА выдается в процессор и в блок управления. [11]
Каждая подпрограмма, в начале работы которой производилось запоминание адреса возврата, после завершения своей работы должна передавать управление блоку выхода. [12]
Команда, определяющая возврат к команде перехода с одновременным запоминанием адреса команды, непосредственно следующей за командой перехода. [13]
Адресный стек состоит из пяти ячеек и используется для запоминания адреса команды, на которую передается управление после окончания работы какой-либо подпрограммы. [14]
Если подпрограмма на языке Ассемблера сама вызывает другие подпрограммы, необходимо также обеспечить запоминание адресов областей сохранения вызывающей и вызываемой программ. [15]