Контроллер - периферийные устройство - Большая Энциклопедия Нефти и Газа, статья, страница 2
Каждый, кто часто пользуется туалетной бумагой, должен посадить хотя бы одно дерево. Законы Мерфи (еще...)

Контроллер - периферийные устройство

Cтраница 2


16 Схематичекая карта памяти вычислительной системы.| Основные компоненты микрокомпьютера. [16]

В качестве примера системы такого типа можно назвать микрокомпьютер Superbrain [17], содержащий два кристалла-микропроцессора Z80 фирмы Zilog. Один из микропроцессоров играет роль обычного ЦП, а другой - служит контроллером периферийных устройств и управляет функционированием двух дисководов системы.  [17]

Реализация обмена в УВК осуществляется каналом ввода-вывода, который всегда можно рассматривать как обособленное логическое устройство управления обменом. В УВК, как правило, реализуется так называемый встроенный канал, в котором функции канала распределены между процессором, контроллерами периферийных устройств и специализированными схемами.  [18]

Семейство 32-разрядных биполярных микропроцессорных устройств Ат29300, изготавливаемое фирмой Advanced Micro Devices, позволяет строить 32-разрядные процессоры с высоким уровнем архитектурной гибкости. Так, например, могут быть скомпонованы процессоры с архитектурой КСНК или с микропрограммным управлением; в то же время комплект Ат29300 дает возможность создавать специализированные матричные процессоры, контроллеры периферийных устройств, графические процессоры и процессоры цифровой обработки сигналов.  [19]

20 Предсказание безотказности ЗУ ( в состав входят основные узлы управления и источники питания емкостью 1 Мбит ( 128 Кбайт. Факторы, влияющие на надежность, перечислены на. [20]

На рис. 11.4 подведен итог нашим рассуждениям о практическом методе предсказания безотказности основного электронного оборудования. Здесь отражены такие характеристики систем, как наименьшее число событий на 1000 ч и быстродействие ( в тысячах команд в секунду) для процессоров, мультиплексоров периферийного оборудования, интерфейсов ЗУ и контроллеров высокоскоростных периферийных устройств в предположении, что на одно исследование приходятся 2 события.  [21]

22 Уровни интерфейсов СМ ЭВМ. [22]

Каждая архитектурная линия в СМ ЭВМ имеет по крайней мере один интерфейс I уровня. В связи с этим в СМ ЭВМ введены интерфейсы II уровня - малые интерфейсы периферийных устройств, не охватывающие работу центрального процессора. Интерфейсы второго уровня позволяют свести до разумного минимума число типов контроллеров периферийных устройств при большом разнообразии механизмов этих устройств.  [23]

Для каждого класса систем указаны минимальный и максимальный объемы, чтобы отразить средние характеристики конкурирующих систем, обладающих примерно одинаковыми возможностями. В таблице также приведены значения средней интенсивности системных отказов на протяжении 1-го года от момента поставки первым пользователям. Подобные значения интенсивности могли бы быть приняты для систем программного обеспечения различных объемов, поскольку так же, как ранее указывалось при обсуждении безотказности процессоров, более крупные системы могут быть надежнее малых систем с теми же возможностями и характеристиками. В этой же таблице приведены относительные объемы и значения безотказности управляющих программ, входящих в состав программного обеспечения по управлению контроллерами периферийных устройств и процессорами связи.  [24]

Граница между схемами двух последних типов ( имеется в виду число вентилей, входящих в схему) не является четкой. Иногда границей считают 100000 компонентов ( число транзисторов и диодов); при этом для построения одного логического вентиля может потребоваться пять компонентов, а одного динамического элемента памяти - только один. С функциональной точки зрения наиболее простой схемой, относящейся к БИС, является регистровое запоминающее устройство емкостью 4x4 бит. Если же говорить о более сложных схемах данного вида, то к ним следует отнести запоминающие устройства емкостью 64К бит1), 8 - и 16-разрядные микропроцессоры, устройства управления памятью, схемы последовательной передачи данных и контроллеры периферийных устройств.  [25]

26 Интенсивности исследований и время цикла обращения к памяти для оперативных ЗУ емкостью 1 Мбит ( или 128 Кбайт. Эффект введения схем исправления ошибок состоит в том, что большинство исследований проводится в периоды профилактического обслуживания. [26]

Из рис. 11.3 видна зависимость потенциальной безотказности процессора от сложности его структуры. Пунктиром показан процессор, характеристики которого отражены на рис. 11.1. Буквами А, В и С в клетках таблиц, представленных на рис. 11.3, отмечены различные варианты процессоров одного и того же класса. На рис. 11.3 а представлена простейшая структура, в которой все операции ввода-вывода выполняются процессором. На рис. 11.3 приведены также данные о примерном числе ИМС, входящих в состав отдельных устройств, что позволяет оценить их потенциальную безотказность. Отметим, кроме того, что относительное число компонентов контроллеров быстрых периферийных устройств весьма велико во всех изображенных структурах, и поэтому надежностью этих контроллеров при вычислении безотказности пренебрегать нельзя.  [27]



Страницы:      1    2