Адаптер - память - Большая Энциклопедия Нефти и Газа, статья, страница 1
Жизненный опыт - это масса ценных знаний о том, как не надо себя вести в ситуациях, которые никогда больше не повторятся. Законы Мерфи (еще...)

Адаптер - память

Cтраница 1


Адаптер памяти организует обращение к блокам основной памяти с четырехкратным расслоением адресов, сокращающим практически в 4 раза эффективное время обращения к памяти. Буфер каналов производит прием запросов, адреса и данных от канала и передачу считанной информации в канал. Основным блоком в группе блоков управления памятью является блок управления буферной памятью, в состав которого входят буферная память емкостью 8 Кбайт с циклом обращения, равным такту процессора, средства динамической переадресации ( ДП) для работы с виртуальной памятью и средства защиты памяти ( ЬЗ) по записи и чтению.  [1]

Адаптер ОСНОРНОЙ памяти принимает от процессора, каналов и дополнительно подключаемых к ЭВМ устройств запросы на обращение к памяти и вырабатывает необходимые сигналы управления. Адаптер содержит также блок динамической переадресации адресов и память ключей зашиты.  [2]

3 Характеристики комплексов на базе ЕС 1015. [3]

Двухвходовый адаптер памяти создает возможность перекрестного соединения ОП двух машин. Для устранения конфликтных ситуаций при одновременном поступлении запросов к одному адаптеру памяти ст двух процессоров предусмотрена схема организации очереди запросов. Емкость памяти ключей защиты обеспечивает защиту всего общего поля ОП.  [4]

5 Структурная схема мультипроцессора ЕС2665. [5]

В структуре устройства управления память основными блоками являются: быстродейств-ющая буферная память с блоком упраплени память ключей защиты, блок приоритетов, б; ферные блоки ( ввода-вывода, процессора к манд, блоковых операций), блок контроля диагностики и адаптер памяти.  [6]

7 Структурная схема мультипроцессора ЕС2665. [7]

Оперативная память ЕС3265 построена на интегральных 16 - Кбитовых БИС ЗУ и имеет емкость до 16 Мбайт, цикл обращения 0 8 мкс и время выборки 0 6 икс при ширине выборки 288 бит. К устройству управления памятью оперативная память подключается через адаптеры памяти, каждый из которых обслуживает по два независимых блока памяти.  [8]

Двухвходовый адаптер памяти создает возможность перекрестного соединения ОП двух машин. Для устранения конфликтных ситуаций при одновременном поступлении запросов к одному адаптеру памяти ст двух процессоров предусмотрена схема организации очереди запросов. Емкость памяти ключей защиты обеспечивает защиту всего общего поля ОП.  [9]

Блок управления памятью осуществляет взаимодействие каналов и блока центрального управления с оперативной памятью, преобразование виртуального адреса в физический, буферирование наиболее часто используемых для обращения участков оперативной памяти, буферирование информации для каналов, коррекцию одиночной ошибки принятой из памяти информации. Блок управления содержит оперативную буферную память, память ключей защиты, блок буфера каналов, а также адаптер памяти.  [10]

Блок управления памятью служит для организации взаимодействия каналов и процессора с оперативной памятью. В блок управления входит буферная память емкостью 8 кбайт, использование которой значительно сокращает фактическое быстродействие оперативной памяти, приближая ее цикл к циклу процессора. Выдача запросов на обращение производится через адаптеры памяти под микропрограммным управлением. Адаптеры памяти выполняют целый ряд функций по управлению блоками оперативной памяти, обнаружению и исправлению ошибок. Связь каждого канала с процессором выполняется через расположенный в блоке управления памятью буфер канала.  [11]

Блок управления памятью служит для организации взаимодействия каналов и процессора с оперативной памятью. В блок управления входит буферная память емкостью 8 кбайт, использование которой значительно сокращает фактическое быстродействие оперативной памяти, приближая ее цикл к циклу процессора. Выдача запросов на обращение производится через адаптеры памяти под микропрограммным управлением. Адаптеры памяти выполняют целый ряд функций по управлению блоками оперативной памяти, обнаружению и исправлению ошибок. Связь каждого канала с процессором выполняется через расположенный в блоке управления памятью буфер канала.  [12]

В структуре процессора ввода-вывода имеются два функционально независимых процессора групп каналов со своими группами каналов, включающими в себя один байт-мультиплексный канал и пять блок-мультиплексных каналов. Функциями процессора группы каналов являются общее управление каналами и связь с оперативной памятью, центральным процессором и пультом управления. Процессор группы каналов имеет микропрограммное управление, реализованное с помощью памяти микропрограмм емкостью 40Э6 72-разрядных слов. Связь с оперативной памятью производится через адаптер памяти, снабженный буфером на 64 32-разрядных слова. Для связи с пультом имеется специальный сервисный адаптер.  [13]

Мультипроцессор ЕС-2665 ( рис. 8.3) содержит процессоры команд ПК1 и ПК2, устройства управления оперативной памятью УУ0П1 и УУ0П2, группу операционных блоков, образующих АЛУ. В процессорах команд ПК1 и ПК2 производятся выработка адресов, прием операндов, параллельная их выдача вместе с кодом операции в соответствующие операционные блоки АЛУ и, наконец, прием результатов из операционных блоков. Устройство управления ОП ( УУОП) служит для сопряжения процессора команд и каналов ввода-вывода с ОП. Основными блоками УУОП являются: быстродействующая буферная память с блоком управления, память ключей защиты, блок приоритетов, буферные блоки, блок контроля и диагностики, адаптер памяти. Обмен между буферной памятью и ОП происходит блоками по 32 байта. АЛУ содержит операционные блоки для выполнения операций с плавающей запятой ОБПЗ, с фиксированной запятой ОБФЗ, ускоренного умножения и деления ОБУД, десятичной арифметики и обработки полей переменной длины ОБ ДА.  [14]



Страницы:      1