Cтраница 2
При обращении к ПКЗ формируется такой же запрос, как и при обращении к ОП, но при этом блокируется строб приема информации в РИП. На выходе ПКЗ всегда имеется код ключа, адрес которого поступает с коммутатора адреса ОП. Прием ключей на схему сравнения не стробируется, поэтому сравнение ключей осуществляется постоянно. [16]
БФА БОП предназначен для формирования адреса микрокоманды в соответствии с выполняемым алгоритмом и в зависимости от обрабатываемых данных и получаемых результатов [ а. В его состав входят ряд регистров, узел анализа и ветвлений, узел коммутатора адреса. [17]
Второй вид анализа путем сравнения - анализ сравнением второй - осуществляет по результату анализа условный переход по адресу возврата. В регистр РАВ из поля констант заранее записывается желаемый адрес. При сравнении кода условия с эталоном схемы сравнения СХ СР1 и СХ СР2 формируют сигнал, который по микроприказу АН СР2 поступает в коммутатор адреса. Последний выдает в БОП адрес возврата в качестве адреса следующей микрокоманды. При несравнении в качестве адреса следующей микрокоманды принимается базовый адрес. [18]
РА становится равным нулю. Счетчик адресов ( СА) состоит из регистра микрокоманд и схемы приращения. Стек ( СТ) - это память, устроенная по принципу последний записан - первым прочитан и предназначен для хранения адреса возврата при выполнении подпрограмм. Коммутатор адреса ( КА) представляет собой 4-входовый 12-разрядный мультиплексор, которым управляют 4 внутренних сигнала с УУ. Буферная схема адреса ( Б / А) состоит из 12 ( по числу разрядов) вентилей на 3 состояния. [19]
Структурная схема блока программных регистров.| Временная диаграмма работы программных регистров. [20] |
Поэтому противоречие между требованиями компактности ( применение ИС К155ХЛ1 потребовало бы для реализации блока 24 ТЭЗ) и функциональными требованиями было решено дублированием блока памяти программных регистров, выполненного на ИС К. Информационные входы обоих блоков памяти подключены к первой магистрали ЦП параллельно. Адресация регистров в первом блоке производится от первого счетчика СТ1 РОН. Адресация второго блока выполняется через коммутатор адреса либо от первого, либо от второго счетчиков СТ1 РОН и СТ2 РОН. [21]
В ряде систем требуется выполнить ввод данных от АЦП со скоростью большей, чем допускает программный обмен. Так, в вычислительной системе для обработки сигналов гамма-камеры производится анализ амплитуды импульсов с выходов гамма-камеры с максимальной частотой до 300 кГц, с одновременной визуализацией области памяти, в которой происходит накопление импульсов, и одновременной процессорной обработкой накапливаемой информации. Структурная схема узла АЦП, выполняющего эти функции, представлена на рис. 4.19 а. В нее входят два однокристальных быстродействующих АЦП, работающих по принципу непосредственного сравнения, например П07ПА1 [1] - ОАЦП1, ОАЦП2, буферы входных сигналов Б1, Б2, формирователь импульсов запуска ФИЗП, формирователь импульсов записи и считывания ФИЗС, схема инкрементации ИНК, коммутатор адресов видеозапоминающего устройства КОМ, схема задания режима работы СЗР и адресный селектор АС. Узел АЦП связан со сдвоенным видеозапоминающим устройством ВЗУ1, ВЗУ2, с интерфейсом полутонового дисплея и с системной микропроцессорной шиной. [22]