Cтраница 2
Внутренняя логика, которая определяет следующий адрес управляющей памяти, имеет входы от кода функции управления, индикатора загрузки, внутренних флажков С и Z и шины команды. [16]
Все пожертвования просим присылать по следующему адресу: Генриху Бауэру, сапожному мастеру, 64, Дпн-стрит, Сохо-сквер, Лондон. [17]
Какое устройство ЭВМ позволяет извлекать из команды следующий адрес. [18]
Отзывы читателей о содержании работы автор просит направлять по следующим адресам. [19]
Страница сайта компании Borland, содержащая файлы документации по различным версиям Delphi. [20] |
Сайт Development и Дельфи расположен в глобальной сети по следующему адресу http: / / delphid. [21]
Мы ждем отзывов и замечаний об этой книге по следующему адресу: Москва, Ж - И4, Шлюзовая наб. [22]
Отзывы читателей о содержании работы автор просит направлять по следующим адресам. [23]
Для обозначения номера инструмента или позиции поворотного резцедержателя - приняты следующие адреса: ТОО - Т99 - для резцедержателя, поворачиваемого вручную; 77 - Т6 - для автоматического поворотного резцедержателя. [24]
Вы можете занести более одного адреса, однако при этом каждый следующий адрес необходимо писать с новой строки. [25]
Структурная схема контроллера обмена информацией с магнитным регистратором. [26] |
Узел микропрограммного управления состоит из двух микросхем 1804ВУ2, схемы управления следующим адресом 1804ВУЗ и 16-вхо-дового мультиплексора управления переходом. [27]
Схема управления следующим адресом.| Схема ускоренного переноса.| Универсальный параллельный регистр. [28] |
На рис. 7.117 и 7.118 представлены схема управления адресом микрокоманды и схема управления следующим адресом. [29]
Представляют собой декодирующую матрицу, обеспечивающую выполнение 16 различных типов условных и безусловных операций выборки следующего адреса микрокоманды и изменяют управляющие сигналы в зависимости от состояния входа признака ветвления. Кроме сигналов управления секциями КМ1804ВУ1, КМ1804ВУ2 обеспечивают управление счетчиком команд, ПЛМ дешифратора команд и регистром микрокоманд. ИС содержат дешифратор на 4 входа и 16 выходов, логические схемы опроса состояния входа признака ветвления и выходные буферные схемы на три состояния, работой которых управляет вход ОЕ. Если на вход ОЕ подано напряжение высокого уровня, то выходные буферные схемы находятся в состоянии отключено. При низком уровне на входе ОЕ выходные буферные схемы передают информацию, сформированную микросхемами. ИС являются чисто комбинационными, поэтому временных ограничений на подачу входных сигналов не налагается. [30]